FPGA设计技巧与案例开发详解
(副标题):无 ;
(作者): 韩彬 ;
内容简介:
第3章 Verilog HDL语法简介
本章为本书第二版中新添加的章节,由河南科技大学张雷鸣老师编写。为了满足高校学生对Verilog HDL设计工具的需求,由张老师编写了Verilog HDL语法介绍这一章节,本章内容来源于张老师在校学生授课经验,力图用最简洁朴实的语言使初学者掌握Verilog HDL这门设计工具,因此请初学者务必详细阅读本章内容。
3.1 What is Verilog HDL?
Verilog HDL是一种硬件描述语言(Hardware Description Language,HDL),它是以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。目前,世界上最流行的两种硬件描述语言Verilog HDL和VHDL都是在20世纪80年代初期开发出来的,前者由Gateway Design Automation公司(该公司于1989年被Cadence公司收购)开发。
Verilog HDL和VHDL都是用于逻辑设计的硬件描述语言,并且都已成为IEEE标准。VHDL于1987年成为IEEE标准,Verilog HDL则于1995年才正式成为IEEE标准。之所以VHDL比Verilog HDL早成为IEEE标准,这是因为VHDL是由美国军方组织开发的,而Verilog HDL 则是从一个普通公司的私有财产转化而来的。正是基于Verilog HDL的优越性,它才成为IEEE标准,因而有更强的生命力。
VHDL 其英文全名为VHSIC Hardware Description Language,而VHSIC则是Very High Speed Integrated Circuit的缩写词,意为甚高速集成电路,故VHDL其准确的中文译名为甚高速集成电路的硬件描述语言。
Verilog HDL和VHD
目录预览:
FPGA设计技巧与案例开发详解(第2版)
第1章 浅谈FPGA技术、优势、学习途径
第2章 Quartus Ⅱ 13.0套件的下载及安装
第3章 Verilog HDL语法简介
第4章 MAX Ⅱ CPLD/Cyclone Ⅱ/Ⅳ FPGA PCB Layout设计
第5章 Verilog HDL设计与Testbench文件架构
第6章 4位计数器的设计与仿真验证
第7章 LED驱动电路设计
第8章 独立按键与矩阵键盘的FPGA驱动电路实现
第9章“Hello World”的LCD1602显示驱动实现
第10章 优化设计FPGA全局时钟管理模块
第11章 基于FPGA与MCU通信的SPI协议设计
第12章 基于FPGA与PC通信的UART串口设计
第13章 基于FPGA的VGA驱动显示设计
第14章 基于SDRAM的VGA显示控制器的设计与实现
第15章 基于OV7725的摄像头视频图像采集系统
第16章 TimeQuest的分析与实践
第17章 基于FPGA的系统设计
第18章 基于高速相机的嵌入式视觉处理系统设计
缩略语对照表
........